Modelsim和Vcs+Verdi使用技巧(Linux)

Modelsim脚本自动仿真

1、创建文件 run.do,“#”为注释符号

quit -sim                                                          #退出上次仿真
.main clear                                                        #清除上次仿真所有文件以及打印信息
vlib work.veloce                                                   #创建veloce的工作环境

#-------------------------------------------------------------------------------------------------------
vlog    ./tb_XXXXXXX.v                                             #testbench文件
vlog    ./../src/*.v                                               #代码源文件
vlog    ./../ip_core/*.v                                           #IP核
#-------------------------------------------------------------------------------------------------------
#Alrera
vlog  /opt/Quartus/13.1/quartus/eda/sim_lib/altera_mf.v            #IP核仿真模型
vlog  /opt/Quartus/13.1/quartus/eda/sim_lib/220model.v             #IP核仿真模型
#-------------------------------------------------------------------------------------------------------
#Xilinx
vlog /opt/Xilinx/Vivado/2015.4/data/verilog/src/unimacro/*.v       #IP核仿真模型
vlog /opt/Xilinx/Vivado/2015.4/data/verilog/src/unisims/*.v        #IP核仿真模型
vlog /opt/Xilinx/Vivado/2015.4/data/verilog/src/unisims_dr/*.v     #IP核仿真模型
vlog /opt/Xilinx/Vivado/2015.4/data/verilog/src/xeclib/*.v         #IP核仿真模型
vlog /opt/Xilinx/Vivado/2015.4/data/verilog/src/glbl.v             #IP核仿真模型
#-------------------------------------------------------------------------------------------------------
#LATTICE
vlog ./lattice/verilog/ecp3                                        #IP核仿真模型
vlog ./lattice/verilog/pmi                                         #IP核仿真模型
#-------------------------------------------------------------------------------------------------------
vsim -voptargs=+acc work.tb_XXXXXXXX
#-------------------------------------------------------------------------------------------------------
add wave  /tb_XXXX/i2s_XXX_inst/*                                  #添加例化模块所有信号波形

do wave.do                                                         #若保存有新模型,用此语句可以复现已保存的波形
run  500000 ns                                                     #仿真运行时间

2、写完以上run.do文件后,在「 terminal 」中执行以下语句,则可以自动跑完仿真

[redhat@fpga marin]$    vsim -do run.do


Vcs+Verdi脚本自动仿真

0、定义环境变量,在.bashrc或者.cshrc文件中加入

##VCS
setenv  VCS_HOME            /work/tools/synopsys2015/vcs
setenv  PATH                $VCS_HOME/amd64/bin:$PATH

##Verdi
setenv  VERDI_HOME          /work/tools/synosys2015/verdi
setenv  NOVAS_HOME          /work/tools/synopsys2015/verdi
setenv  LD_LIBRARY_PATH     ${NOVAS_HOME}/share/PLI/VCS/LINUX64
setenv  PATH                $NOVAS_HOME/bin:$PATH

1、创建文件Makefile

#-------------------------------------------------------------------------------------------------------
comp  : clean vcs
#-------------------------------------------------------------------------------------------------------
vcs   :
      vcs  \
              -f filelist.f  \
              -fsdb  -full64  -R  +vc  +v2k  -sverilog  -debug_all  vpi  \
              -P ${LD_LIBRARY_PATH}/novas.tab  ${LD_LIBRARY_PATH}/pli.a  \
              |  tee  vcs.log  &
#-------------------------------------------------------------------------------------------------------
verdi  :
      verdi  \
              +v2k  -sverilog  -f filist.f  -ssf tb.fsdb  &
#-------------------------------------------------------------------------------------------------------
clean  :
      rm  -rf  *~  core  csrc  simv*  vc_hdrs.h  ucli.key  urg* *.log  novas.* *.fsdb* verdiLog  64* DVEfiles *.vpd
#-------------------------------------------------------------------------------------------------------

2、创建文件filelist.f,加入要编译的.v文件

#-------------------------------------------------------------------------------------------------------

#Alrera
/opt/Quartus/13.1/quartus/eda/sim_lib/altera_mf.v                #IP核仿真模型
/opt/Quartus/13.1/quartus/eda/sim_lib/220model.v                 #IP核仿真模型

#-------------------------------------------------------------------------------------------------------

#Xilinx
-y /opt/Xilinx/Vivado/2015.4/data/verilog/src/unimacro           #IP核仿真模型
-y /opt/Xilinx/Vivado/2015.4/data/verilog/src/unisims            #IP核仿真模型
-y /opt/Xilinx/Vivado/2015.4/data/verilog/src/unisims_dr         #IP核仿真模型
-y /opt/Xilinx/Vivado/2015.4/data/verilog/src/xeclib             #IP核仿真模型
-y /opt/Xilinx/Vivado/2015.4/data/verilog/src/glbl.v             #IP核仿真模型
+libext+.v+

#-------------------------------------------------------------------------------------------------------

#LATTICE
-y ./lattice/verilog/ecp3                                        #IP核仿真模型
-y ./lattice/verilog/pmi                                         #IP核仿真模型
+libext+.v+

#-------------------------------------------------------------------------------------------------------

./tb_file/tb_XXXXX.v                                             #加入test_bench文件
./src/*.v                                                        #加入源文件
./ip_core/*.v                                                    #加入IP核源文件

+incdir+directory+

3、在test_bench文件中添加如下代码,用于Vcs产生波形文件 tb.fsdb

initial
begin
        $fsdbDumpfile("tb.fsdb");
        $fsdbDumpSVA;
        $fsdbDumpvars(0,tb_XXXX,"+all");
        #200000    
        $finish;
end

4、如果是Lattice器件,还需在test_bench中加入如下代码

GSR    GSR_INST    (   .GSR(1'b1)  );
PUR    PUR_INST    (   .PUT(1'b1)  );

5、在「 terminal 」中输入如下命令运行VCS进行编译生成fsdb文件

[redhat@fpga marin]$    make  comp

6、在「 terminal 」中输入如下命令运行Verdi把fsdb文件吃进去看波形

[redhat@fpga marin]$    make verdi



以上路径均需按照自己实际情况进行修改

来源:马哥 - Marin
著作权归作者所有。商业转载请联系作者获得授权,非商业转载请注明出处。

最后编辑于
©著作权归作者所有,转载或内容合作请联系作者
  • 序言:七十年代末,一起剥皮案震惊了整个滨河市,随后出现的几起案子,更是在滨河造成了极大的恐慌,老刑警刘岩,带你破解...
    沈念sama阅读 212,222评论 6 493
  • 序言:滨河连续发生了三起死亡事件,死亡现场离奇诡异,居然都是意外死亡,警方通过查阅死者的电脑和手机,发现死者居然都...
    沈念sama阅读 90,455评论 3 385
  • 文/潘晓璐 我一进店门,熙熙楼的掌柜王于贵愁眉苦脸地迎上来,“玉大人,你说我怎么就摊上这事。” “怎么了?”我有些...
    开封第一讲书人阅读 157,720评论 0 348
  • 文/不坏的土叔 我叫张陵,是天一观的道长。 经常有香客问我,道长,这世上最难降的妖魔是什么? 我笑而不...
    开封第一讲书人阅读 56,568评论 1 284
  • 正文 为了忘掉前任,我火速办了婚礼,结果婚礼上,老公的妹妹穿的比我还像新娘。我一直安慰自己,他们只是感情好,可当我...
    茶点故事阅读 65,696评论 6 386
  • 文/花漫 我一把揭开白布。 她就那样静静地躺着,像睡着了一般。 火红的嫁衣衬着肌肤如雪。 梳的纹丝不乱的头发上,一...
    开封第一讲书人阅读 49,879评论 1 290
  • 那天,我揣着相机与录音,去河边找鬼。 笑死,一个胖子当着我的面吹牛,可吹牛的内容都是我干的。 我是一名探鬼主播,决...
    沈念sama阅读 39,028评论 3 409
  • 文/苍兰香墨 我猛地睁开眼,长吁一口气:“原来是场噩梦啊……” “哼!你这毒妇竟也来了?” 一声冷哼从身侧响起,我...
    开封第一讲书人阅读 37,773评论 0 268
  • 序言:老挝万荣一对情侣失踪,失踪者是张志新(化名)和其女友刘颖,没想到半个月后,有当地人在树林里发现了一具尸体,经...
    沈念sama阅读 44,220评论 1 303
  • 正文 独居荒郊野岭守林人离奇死亡,尸身上长有42处带血的脓包…… 初始之章·张勋 以下内容为张勋视角 年9月15日...
    茶点故事阅读 36,550评论 2 327
  • 正文 我和宋清朗相恋三年,在试婚纱的时候发现自己被绿了。 大学时的朋友给我发了我未婚夫和他白月光在一起吃饭的照片。...
    茶点故事阅读 38,697评论 1 341
  • 序言:一个原本活蹦乱跳的男人离奇死亡,死状恐怖,灵堂内的尸体忽然破棺而出,到底是诈尸还是另有隐情,我是刑警宁泽,带...
    沈念sama阅读 34,360评论 4 332
  • 正文 年R本政府宣布,位于F岛的核电站,受9级特大地震影响,放射性物质发生泄漏。R本人自食恶果不足惜,却给世界环境...
    茶点故事阅读 40,002评论 3 315
  • 文/蒙蒙 一、第九天 我趴在偏房一处隐蔽的房顶上张望。 院中可真热闹,春花似锦、人声如沸。这庄子的主人今日做“春日...
    开封第一讲书人阅读 30,782评论 0 21
  • 文/苍兰香墨 我抬头看了看天上的太阳。三九已至,却和暖如春,着一层夹袄步出监牢的瞬间,已是汗流浃背。 一阵脚步声响...
    开封第一讲书人阅读 32,010评论 1 266
  • 我被黑心中介骗来泰国打工, 没想到刚下飞机就差点儿被人妖公主榨干…… 1. 我叫王不留,地道东北人。 一个月前我还...
    沈念sama阅读 46,433评论 2 360
  • 正文 我出身青楼,却偏偏与公主长得像,于是被迫代替她去往敌国和亲。 传闻我的和亲对象是个残疾皇子,可洞房花烛夜当晚...
    茶点故事阅读 43,587评论 2 350

推荐阅读更多精彩内容