引言
灵活的静态存储器控制器(FSMC),能够与同步或异步存储器和16位PC存储器卡接口,将连接该总线的所有外设都看成这四种器件:
- 静态随机存储器(SRAM)
- 只读存储器(ROM)
- NOR闪存
- PSRAM(4个存储器块)
简单的说,就是当配置好FSMC总线后(包括WR、RD、DB0-DB15这些控制线和数据线),FSMC就会自动帮我们做处理,而不需要我们进行模拟时序。
上述所讲的四个器件由HADDR[27:26]来选择(HADDR是需要转换到外部存储器的内部AHB地址线),HADDR根据外部设备的数据宽度(8位或16位)有所不同。
HADDR[25:0]包含外部存储器地址。HADDR是字节地址,而存储器访问不都是按字节访问,因此接到存储器的地址线依存储器的数据宽度有所不同,简单的说,就是HADDR对应着外部存储器的地址,这里就是我们的DM9000A,并且HADDR与FSMC_A相连,如下表1所示:
表1
FSMC分为四大存储块,即四个Bank,这四个Bank对应的地址和存储器类型分别为:
图1
每一块又分为四小块,这里以第一块(Bank1)举例,其中NE1 - NE4代表这四小块。
- NE1 0x60000000
- NE2 0x64000000
- NE3 0x68000000
- NE4 0x6C000000
FSMC详细的介绍,大家可以去stm32的手册上查看,这里直接讲解如何编程。
如何确定地址端口
1. 首先DM9000A是看成是NOR/PSRAM设备,如图1所示,我们应该选择Bank1,即HADDR[27:26]为00。
2. 然后通过查看DM9000A的片选引脚来确定地址端口,笔者的电路图的片选接到了PD7,如下图:
图2
3. 查看stm32F103VG的datasheet,可以知道PD7对应的复用引脚其中有FSMC_NE1,如下图所示:
图3
因此对应着我们Bank1中的第一小块,因此这里的地址端口就确定好了为0x60000000,对应着stm32库中的宏为:FSMC_Bank1_NORSRAM1。
如何确定数据端口
首先查看DM9000A的CMD引脚,笔者的电路图的CMD引脚直接接到了PD13,通过查看stm32F103VG的datasheet,可以知道PD13对应的复用引脚其中有FSMC_A18。
查看DM9000A的数据手册,当CMD引脚为高电平的时候,访问数据端口。为低电平的时候,访问地址端口。
因此CMD为1,即PD7为1(FSMC_A18为1)时访问数据端口,这里笔者选用的是16位数据模式,因此由表1可得,FSMC_A18对应着HADDR[19],即1 << 19位,为<font color=red>0x80000</font>。
所以数据端口为0x60000000 + 0x80000 =<font color=red> 0x60080000</font>。
结语
这里附上FSMC配置代码,和笔者的电路图中DM9000A的地址端口和数据端口
#define DM9000_ADDR (*((volatile unsigned short *) 0x60000000)) //地址端口
#define DM9000_DATA (*((volatile unsigned short *) 0x60080000)) //数据端口
static void FSMC_Configuration(void)
{
FSMC_NORSRAMInitTypeDef FSMC_NORSRAMInitStructure;
FSMC_NORSRAMTimingInitTypeDef FSMC_NORSRAMTimingInitStructure;
FSMC_NORSRAMTimingInitStructure.FSMC_AddressSetupTime = 10; /* 地址建立时间*/
FSMC_NORSRAMTimingInitStructure.FSMC_AddressHoldTime = 0;
FSMC_NORSRAMTimingInitStructure.FSMC_DataSetupTime = 10; /* 数据建立时间*/
FSMC_NORSRAMTimingInitStructure.FSMC_BusTurnAroundDuration = 0x00;
FSMC_NORSRAMTimingInitStructure.FSMC_CLKDivision = 0x00;
FSMC_NORSRAMTimingInitStructure.FSMC_DataLatency = 0x00;
FSMC_NORSRAMTimingInitStructure.FSMC_AccessMode = FSMC_AccessMode_A; /* FSMC 访问模式*/
FSMC_NORSRAMInitStructure.FSMC_Bank = FSMC_Bank1_NORSRAM1;
FSMC_NORSRAMInitStructure.FSMC_DataAddressMux = FSMC_DataAddressMux_Disable;
FSMC_NORSRAMInitStructure.FSMC_MemoryType = FSMC_MemoryType_SRAM;
FSMC_NORSRAMInitStructure.FSMC_MemoryDataWidth = FSMC_MemoryDataWidth_16b;
FSMC_NORSRAMInitStructure.FSMC_BurstAccessMode = FSMC_BurstAccessMode_Disable;
FSMC_NORSRAMInitStructure.FSMC_WaitSignalPolarity = FSMC_WaitSignalPolarity_Low;
FSMC_NORSRAMInitStructure.FSMC_WrapMode = FSMC_WrapMode_Disable;
FSMC_NORSRAMInitStructure.FSMC_WaitSignalActive = FSMC_WaitSignalActive_BeforeWaitState;
FSMC_NORSRAMInitStructure.FSMC_WriteOperation = FSMC_WriteOperation_Enable;
FSMC_NORSRAMInitStructure.FSMC_WaitSignal = FSMC_WaitSignal_Disable;
FSMC_NORSRAMInitStructure.FSMC_AsynchronousWait = FSMC_AsynchronousWait_Disable;
FSMC_NORSRAMInitStructure.FSMC_ExtendedMode = FSMC_ExtendedMode_Disable;
FSMC_NORSRAMInitStructure.FSMC_WriteBurst = FSMC_WriteBurst_Disable;
FSMC_NORSRAMInitStructure.FSMC_ReadWriteTimingStruct = &FSMC_NORSRAMTimingInitStructure;
FSMC_NORSRAMInit(&FSMC_NORSRAMInitStructure);
/* 设置FSMC写时间*/
FSMC_NORSRAMTimingInitStructure.FSMC_AddressSetupTime = 5; /* 地址建立时间*/
FSMC_NORSRAMTimingInitStructure.FSMC_AddressHoldTime = 0;
FSMC_NORSRAMTimingInitStructure.FSMC_DataSetupTime = 5; /* 数据建立时间*/
FSMC_NORSRAMTimingInitStructure.FSMC_BusTurnAroundDuration = 0x00;
FSMC_NORSRAMTimingInitStructure.FSMC_CLKDivision = 0x00;
FSMC_NORSRAMTimingInitStructure.FSMC_DataLatency = 0x00;
FSMC_NORSRAMTimingInitStructure.FSMC_AccessMode = FSMC_AccessMode_A; /* FSMC访问模式*/
FSMC_NORSRAMInitStructure.FSMC_WriteTimingStruct = &FSMC_NORSRAMTimingInitStructure;
FSMC_NORSRAMInit(&FSMC_NORSRAMInitStructure);
/* 使能FSMC第一大块中的第一小块*/
FSMC_NORSRAMCmd(FSMC_Bank1_NORSRAM1, ENABLE);
}