verilog语法tips

近来有感于技能不足了,所以继续学习FPGA、ASIC相关基础知识,分享一点微不足道的经验,也希望各位大佬多多指点蛤(软件工具:ISE)。

1.if...else 与case

if..else与case语句的作用都是选择,不同的是综合后的RTL视图下,我们可以看到if...else趋向于具有优先级的结构,而case则是并行结构,但是在Technology Map Viewer下,两者的视图几乎一样。

(煮:RTLview是编译后的结果,显示的图形都是调用标准单元的结果,跟工艺库,FPGA类型,都没有关系; Technology Map Viewer是已经映射到FPGA器件的)

在资源消耗方面:两者差距可能不大,并不是所谓的带优先级的结构比并行结构更耗费资源。因为RTL仿真时综合工具做的事情,如果综合工具优化能力较强,那么两种语法结构形式上的不同是可以看出的。

2.For语句

虽然for语句也是可综合的,但是由于很占硬件资源,且我们在硬件设计时往往更加关注时序逻辑设计,因此很少使用for循环。

比如我写一个模块用于计算输入的高电平个数:

`timescale1ns/1ps//////////////////////////////////////////////////////////////////////////////////// Engineer: Osris// Description: 用于验证for循环低下的综合效率//////////////////////////////////////////////////////////////////////////////////moduletest(clk,rst,in,out);input[7:0]in;inputclk;inputrst;output[3:0]out;reg[7:0]data_in;reg[3:0]data_out;reg[3:0]i;always@(posedgeclk)if(!rst)begindata_in=in;for(i=0;i<8;i=i+1)beginif(data_in[i])data_out=data_out+1;endendelsedata_out=0;assignout=data_out;endmodule

然互综合之后的RTL视图为:

其实这并不意味着for语句不好,真正原因是for循环对于硬件设计是不怎么好的,比如我把代码改成下面这样,虽然看上去没有for语句了,但是还是存在明显的循环特性,综合后的RTL视图也并没有一点变化。

`timescale1ns/1ps//////////////////////////////////////////////////////////////////////////////////// Engineer: Osris// Description: 用于验证for循环低下的综合效率//////////////////////////////////////////////////////////////////////////////////moduletest(clk,rst,in,out);input[7:0]in;inputclk;inputrst;output[3:0]out;reg[7:0]data_in;reg[3:0]data_out;reg[3:0]i;always@(posedgeclk)if(!rst)begindata_out<=data_out+data_in[i];i<=i+1;endelsebegindata_out<=0;data_in<=in;i<=0;endassignout=data_out;endmodule

还有需要注意的是,非阻塞赋值"<="是在always结束后把值赋给左边的寄存器,因此,在for语句中的赋值一般采用阻塞赋值

3. inout

inout作为输入输出型端口,通过三态门实现【1】,典型使用方法为:

inoutio_data;//inout口regout_data;//需要输出的数据regio_link;//inout口方向控制assignio_data=io_link?out_data:1'bz;//作为输入时,设置为高阻态

4. 状态机

硬件设计独特的并行思想,使得verilog描述的电路大多是并行实现的,但是有时候我们需要用硬件来实现一定顺序的工作,此时会用到状态机(请自行百度)。

状态机的基本要素是输入、输出和状态。根据状态变化是否与输出条件有关,可以分为Moore型状态机和Mealy型状态机。

状态机的写法有一段式、二段式、三段式,目前还没有去搞清楚其中的逻辑划分o(╥﹏╥)o,有没有大佬能用简介语言介绍一下蕴含的不同设计思想。

5. 异步复位、同步释放

异步复位与同步复位是FPGA设计中常见的复位方式,但是考虑到亚稳态的危害,一般情况下都会使用异步复位、同步释放复位技术【3】【4】。

参考文献

【1】Verilog中inout端口的使用方法_吾乃阿尔法_新浪博客

【2】吴厚航. 深入浅出玩转FPGA[M]. 北京航空航天大学出版社, 2013.

【3】恢复和去除时间(Recovery and Removal Time)

【4】FPGA异步复位同步释放解析-stephenkung-电子技术应用-AET-北大中文核心期刊-最丰富的电子设计资源平台

©著作权归作者所有,转载或内容合作请联系作者
  • 序言:七十年代末,一起剥皮案震惊了整个滨河市,随后出现的几起案子,更是在滨河造成了极大的恐慌,老刑警刘岩,带你破解...
    沈念sama阅读 217,542评论 6 504
  • 序言:滨河连续发生了三起死亡事件,死亡现场离奇诡异,居然都是意外死亡,警方通过查阅死者的电脑和手机,发现死者居然都...
    沈念sama阅读 92,822评论 3 394
  • 文/潘晓璐 我一进店门,熙熙楼的掌柜王于贵愁眉苦脸地迎上来,“玉大人,你说我怎么就摊上这事。” “怎么了?”我有些...
    开封第一讲书人阅读 163,912评论 0 354
  • 文/不坏的土叔 我叫张陵,是天一观的道长。 经常有香客问我,道长,这世上最难降的妖魔是什么? 我笑而不...
    开封第一讲书人阅读 58,449评论 1 293
  • 正文 为了忘掉前任,我火速办了婚礼,结果婚礼上,老公的妹妹穿的比我还像新娘。我一直安慰自己,他们只是感情好,可当我...
    茶点故事阅读 67,500评论 6 392
  • 文/花漫 我一把揭开白布。 她就那样静静地躺着,像睡着了一般。 火红的嫁衣衬着肌肤如雪。 梳的纹丝不乱的头发上,一...
    开封第一讲书人阅读 51,370评论 1 302
  • 那天,我揣着相机与录音,去河边找鬼。 笑死,一个胖子当着我的面吹牛,可吹牛的内容都是我干的。 我是一名探鬼主播,决...
    沈念sama阅读 40,193评论 3 418
  • 文/苍兰香墨 我猛地睁开眼,长吁一口气:“原来是场噩梦啊……” “哼!你这毒妇竟也来了?” 一声冷哼从身侧响起,我...
    开封第一讲书人阅读 39,074评论 0 276
  • 序言:老挝万荣一对情侣失踪,失踪者是张志新(化名)和其女友刘颖,没想到半个月后,有当地人在树林里发现了一具尸体,经...
    沈念sama阅读 45,505评论 1 314
  • 正文 独居荒郊野岭守林人离奇死亡,尸身上长有42处带血的脓包…… 初始之章·张勋 以下内容为张勋视角 年9月15日...
    茶点故事阅读 37,722评论 3 335
  • 正文 我和宋清朗相恋三年,在试婚纱的时候发现自己被绿了。 大学时的朋友给我发了我未婚夫和他白月光在一起吃饭的照片。...
    茶点故事阅读 39,841评论 1 348
  • 序言:一个原本活蹦乱跳的男人离奇死亡,死状恐怖,灵堂内的尸体忽然破棺而出,到底是诈尸还是另有隐情,我是刑警宁泽,带...
    沈念sama阅读 35,569评论 5 345
  • 正文 年R本政府宣布,位于F岛的核电站,受9级特大地震影响,放射性物质发生泄漏。R本人自食恶果不足惜,却给世界环境...
    茶点故事阅读 41,168评论 3 328
  • 文/蒙蒙 一、第九天 我趴在偏房一处隐蔽的房顶上张望。 院中可真热闹,春花似锦、人声如沸。这庄子的主人今日做“春日...
    开封第一讲书人阅读 31,783评论 0 22
  • 文/苍兰香墨 我抬头看了看天上的太阳。三九已至,却和暖如春,着一层夹袄步出监牢的瞬间,已是汗流浃背。 一阵脚步声响...
    开封第一讲书人阅读 32,918评论 1 269
  • 我被黑心中介骗来泰国打工, 没想到刚下飞机就差点儿被人妖公主榨干…… 1. 我叫王不留,地道东北人。 一个月前我还...
    沈念sama阅读 47,962评论 2 370
  • 正文 我出身青楼,却偏偏与公主长得像,于是被迫代替她去往敌国和亲。 传闻我的和亲对象是个残疾皇子,可洞房花烛夜当晚...
    茶点故事阅读 44,781评论 2 354

推荐阅读更多精彩内容