内部时钟源ICS配置(processor expert)

内部时钟源ICS(Internal Clock Source)


ICS框图如下:

内部时钟源ICS框图

图中ICSOUT为ICS主要输出。由四个部分组成:外部振荡器(OCS)、内部参考时钟发生器(Internal Reference Clock, IRG)、锁频环(FLL)、时钟选择。

其中FLL的参考时钟来源可以是OCS,也可以是IRG。

ICS的工作模式有7种:

• Off

• FLL使用,内部参考 (FEI):表示选择FLL(IRG作为FLL参考时钟来源)为时钟源

• FLL使用,外部参考 (FEE):表示选择FLL(OCS作为FLL参考时钟来源)为时钟源

• FLL旁路,内部参考 (FBI):表示选择IRG为时钟源,但FLL依然为激活状态

• FLL旁路,内部参考,低功耗 (FBILP):表示选择IRG为时钟源,但FLL为休眠状态,整体功耗低

• FLL旁路,外部参考 (FBE):表示选择OCS为时钟源,但FLL依然为激活状态

• FLL旁路,外部参考,低功耗 (FBELP):表示选择OCS为时钟源,但FLL为休眠状态,整体功耗低

Q&A


问题1:单片机时钟源配置时,输出频率如何定?越高越好?

A:输出频率越高,说明系统运行速度越快,效率越高;但功耗也越高。

问题2:外部晶振与外部参考时钟的区别?

A:如果选用外部外部晶振(external crystal),则EXTAL(输入)、XTAL(输出)两个引脚均要用;如果选用外部参考时钟(external reference clock),则只需要EXTAL一个引脚输入。


参考链接:

1、单片机时钟源中的附件1。

©著作权归作者所有,转载或内容合作请联系作者
平台声明:文章内容(如有图片或视频亦包括在内)由作者上传并发布,文章内容仅代表作者本人观点,简书系信息发布平台,仅提供信息存储服务。

推荐阅读更多精彩内容

  • 来源:FPGA 时钟设计 1 —— 时钟资源总结 关于一款芯片,最权威、最新的资料当然是厂家的官方文件。很多大牛都...
    暗夜望月阅读 3,635评论 0 2
  • 1 综述 1.1 时钟源 在STM32中,一共有5个时钟源,分别是HSI、HSE、LSI、LSE、PLL。 HSI...
    hackvilin阅读 3,556评论 0 6
  • 什么是嵌入式 IEEE(Institute of Electrical and Electronics Engin...
    Leon_Geo阅读 3,777评论 1 20
  • 教程一:视频截图(Tutorial 01: Making Screencaps) 首先我们需要了解视频文件的一些基...
    90后的思维阅读 4,804评论 0 3
  • Spring Cloud为开发人员提供了快速构建分布式系统中一些常见模式的工具(例如配置管理,服务发现,断路器,智...
    卡卡罗2017阅读 134,997评论 19 139