Lecture 6

第三章 内部存储器

3.1 存储器概述

3.1.1 存储器的分类

3.1.2 存储器的分级

3.1.3 \color{red} {主存储器的技术指标}

  • 存储时间
  • 存储周期
  • 存储器带宽

3.2 SRAM 存储器

3.2.1 基本的静态存储元阵列

任何一个SRAM,都有三组信号线与外部打交道:

1)地址线
2)数据线
3)控制线

\color{red}{要求掌握 存储单元个数的计算}

3.2.2 基本的SRAM逻辑结构

\color{red}{要求掌握 32K\times8位的SRAM逻辑结构图 }

3.2.3 读/写周期波形图

CPU对存储器进行读/写操作过程:

  1. CPU通过地址总线送出\underline{地址信号}(\color{red}{\overline{CS}、\underline{地址译码}}选中存储单元);
  2. CPU发出读操作或写操作的\underline{控制信号}\color{red}{R/\overline{W}})到存储器;
  3. 被选中的存储单元与CPU通过\underline{数据总线}完成信息交换

\color{red}{要求掌握 波形图的判断和修改 }

©著作权归作者所有,转载或内容合作请联系作者
平台声明:文章内容(如有图片或视频亦包括在内)由作者上传并发布,文章内容仅代表作者本人观点,简书系信息发布平台,仅提供信息存储服务。

推荐阅读更多精彩内容