Verilog第1节作业提交-2019-07-17

第一步 建立功能模块

module  key_ctrl_led(
    input   wire    key1,
    input   wire    key2,
    input   wire    key3,
    output  wire    led
    );
assign led = key1&key2&key3;
endmodule

第二部 建立仿真激励模块

`timescale  1ns/1ns
module  tb_key_ctrl_led();
reg key11,key22,key33;
wire    led1;
always #10  key11={$random};
always #15  key22={$random};
always #20  key33={$random};
key_ctrl_led key_ctrl_led_inst(
    .key1(key11),
    .key2(key22),
    .key3(key33),
    .led(led1)
    );
endmodule

第三部 提交仿真

图片1.png

自学FPGA,跟着V3学院的尤老师学习,加油!!!

©著作权归作者所有,转载或内容合作请联系作者
【社区内容提示】社区部分内容疑似由AI辅助生成,浏览时请结合常识与多方信息审慎甄别。
平台声明:文章内容(如有图片或视频亦包括在内)由作者上传并发布,文章内容仅代表作者本人观点,简书系信息发布平台,仅提供信息存储服务。

相关阅读更多精彩内容

友情链接更多精彩内容