Makefile自动化变量


学习笔记,摘自陈皓的《跟我一起写 Makefile》

Makefile规则

Makefile文件由一系列规则构成。每条规则的形式如下:

<target> : <prerequisites>
[tab] <command>
  • 第一行冒号前面的部分,叫做“目标”,冒号后面的部分叫做“依赖条件”;
  • 第二行必须由一个tab键开始,后面跟着“命令”。

模式规则

可以使用模式规则来定义一个隐含规则。一个模式规则像一个一般的规则,只是在规则中,目标的定义需要有“%”字符。它的意思是表示一个或多个任意字符。在依赖目标中同样可以使用“%”,只是依赖目标中的“%”的取值,取决于其目标。也就是说,目标中的模式的“%”决定了依赖目标中“%”的样子。如:

    %.o : %.c

其含义是,指出了怎么从所有的[.c]文件生成相应的[.o]文件的规则。

自动化变量

所谓自动化变量,就是这种变量会把模式中所定义的一系列的文件自动地挨个取出,直到所有的符合模式的文件都取完了。这种自动化变量直营出现在规则的命令中。


目标
$@
表示规则中的目标文件集。在模式规则中,如果有多个目标,那么,"$@"就是匹配与目标中模式定义的集合。

$%
仅当目标是函数库文件时,"$%"表示规则中的目标成员名。如:如果目标是"foo.a(bar.o)",那么,"$%"就是"bar.o","%@"就是"foo.a"。如果目标不是函数库文件,那么其值为空。

$<
依赖目标中的第一个目标名字。如果依赖目标是以模式(即"%")定义的,那么"%<"将是符合模式的一系列的文件集。注意,其是一个个取出来的。


依赖目标
$?
所有比目标新的依赖目标的集合。以空格分隔。

$^
所有的依赖目标的集合。以空格分隔。如果在依赖目标中有多个重复的,那么这个变量会取出重复的依赖目标,只保留一份。

$+
这个变量很像"$^",也是所有依赖目标的几何。只是它不去除重复的依赖目标。

$*
这个变量表示目标模式中"%"及之前的部分。如果目标的模式是"a.%.b",那么,"$*"的值是"dir/a.foo"。这个变量对于构造有关联的文件名是比较有效。
如果目标中没有模式的定义,那么"$*"也就不能被推导出来,但是,如果目标文件的后缀是make所识别的,那么"$*"的值就是"foo"。这个特性是GNU make的,很有可能不兼容其它版本的make,所以应尽量避免使用"$*"
如果目标中的后缀是make所不能识别的,那么"$*"就是空值。

最后编辑于
©著作权归作者所有,转载或内容合作请联系作者
【社区内容提示】社区部分内容疑似由AI辅助生成,浏览时请结合常识与多方信息审慎甄别。
平台声明:文章内容(如有图片或视频亦包括在内)由作者上传并发布,文章内容仅代表作者本人观点,简书系信息发布平台,仅提供信息存储服务。

相关阅读更多精彩内容

  • 来自陈浩的一片老文,但绝对营养。 示例工程:3 个头文件*.h,和 8 个 C 文件*.c。 初 编译过程,源文件...
    周筱鲁阅读 10,156评论 0 17
  • Spring Cloud为开发人员提供了快速构建分布式系统中一些常见模式的工具(例如配置管理,服务发现,断路器,智...
    卡卡罗2017阅读 136,073评论 19 139
  • makefile关系到整个工程的编译规则,一个工程中的源文件不计其数,按其类型、功能、模块分别放在若干的目录当中,...
    Joe_HUST阅读 5,878评论 0 3
  • 本文章介绍了makefile跟kconfig文件,包括编译过程与makefile编码规则。 编译过程:我们在进行l...
    超低空阅读 17,620评论 0 5
  • @(linux 编程)[开发技能, 工具使用] What is GNU Make Make 是控制工程中通过源码生...
    orientlu阅读 13,925评论 0 26

友情链接更多精彩内容