32位加减法器设计

功能特性

设计思路

基于一位全加器,设计32位并行加法器。并行加法器中全加器的位数与操作数相同,影响速度(延时)的主要因素是进位信号的传递。主要的高速加法器【1】有基本上都是在超前进位加法器(CLA)的基础上进行改进或混合进位。而在结构方面,行波进位加法器是最简单的整数加法器。其基本原理如下图所示:

通过在模块输入端口添加操作符(表示加法或减法),符号标识(表示有符号或无符号操作),可以实现有符号、无符号定点数的加减法及求补运算。

Verilog编码

一位全加器门级描述


32位加减法器:


RTL仿真

                                                                                    无(有)符号加(减)法

                                                                                                  求补运算

综合报告

综合工艺:SMIC180nm

综合工具:Design Compiler

                                                                          32位加减法器原理图

                                                                               一位全加器原理图

面积报告

时延报告

功耗报告

参考资料

卷二 第一章 加法器_sankong333_新浪博客

©著作权归作者所有,转载或内容合作请联系作者
【社区内容提示】社区部分内容疑似由AI辅助生成,浏览时请结合常识与多方信息审慎甄别。
平台声明:文章内容(如有图片或视频亦包括在内)由作者上传并发布,文章内容仅代表作者本人观点,简书系信息发布平台,仅提供信息存储服务。

相关阅读更多精彩内容

友情链接更多精彩内容