2021届大疆校招IC芯片开发工程师笔试题
【多选题】以下哪些变化会存在功耗消耗:(ABC)
【A】只有数据信号翻转
【B】只有复位信号翻转
【C】只有时钟信号翻转
【D】所有信号都不翻转Verilog中,
a=1'b1;b=3'b110;
那么{a,{2{b}},a}
的值是多少:(B)
【A】8'b11011011
【B】8'b11101101
【C】5'b11101
【D】7'b11110115块电子表按一定规律从左到右排列,前4块手表的显示为:1:20、3:12、2:34、4:53,那么第五块手表显示的时间为:(A)
【A】6:45
【B】5:43
【C】6:32
【D】6:50
【E】4:31-
三个火枪手同时爱上了一个姑娘,为了决定他们谁能娶这个姑娘,他们决定用火枪进行一次决斗。阿托斯的命中率是30%,波托斯的命中率是50%,最出色的抢手是阿拉米斯,命中率是100%。为了公平起见,他们决定按照这样的顺序:阿托斯先开枪,波托斯第二,阿拉米斯最后。然后循环,直到只剩下一个人。假设三人都很理性聪明,那么阿托斯活下来的概率是多少:(E)
【A】40.5%
【B】47.5%
【C】45.5%
【D】49.5%
【E】35%
【解】此题略带歧义,歧义处在于“然后循环,直到只剩下一个人。”本人所理解的是:阿托斯第一个开枪,打中阿拉米斯后,波托斯不进行开枪,而是按照题中“阿托斯先开枪,波托斯第二,阿拉米斯最后”的规定,继续由阿托斯重新开枪,即有人被打倒后,则从阿托斯开始开枪。
根据上面的分析进行概率计算(阿托斯-A,波托斯-B,阿拉米斯-C):- 第一种情况:A打中BC
第一轮:A打中C;
第二轮:A打中B;
概率:0.3*0.3=0.09=9%; - 第二种情况:A打中B,B打中C
第一轮:A没打中C;B打中C;
第二轮:A打中B;
概率:0.7*0.5*0.3=0.105=10.5%; - 第三种:A打中C,C打中B
第一轮:A没打中C;B没打中C;C打中B;
第二轮:A打中C
概率:0.7*0.5*1*0.3=0.105=10.5%; - 第四种:A打中BC
第一轮:A打中C;
第二轮:A没打中B;B没打中C;
...
第n-1轮:A没打中B;B没打中C;
第n轮:A打中B;
概率:(0.3*0.7*0.5*0.3)*1/(1-0.7*0.5)=0.0315/0.65=0.04846=4.9%
- 第一种情况:A打中BC
【多选题】数字系统中,独热码的优点是什么:(AB)
【A】状态机使用独热码,通常可以简化相关组合电路
【B】可以将特征向量映射到欧式空间
【C】数据每次只变换一位
【D】传输稳定性高在一个AXI总线中,一个Master的数据位宽是128bit,最大支持burst4的操作,master相连的总线接口的outstanding的接受能力为1。Slave的访问延迟为8ns,总线频率为500MHz,请问这个master的最大理论带宽为:(A)
【A】4GByte/s
【B】16GByte/s
【C】32GByte/s
【D】8GByte/s一个时钟,它的占空比是40:60,经过一个三分频电路之后,它的占空比为:(C)
【A】50:50
【B】40:60
【C】45:55
【D】45.7:53.3
【解】这里占空比的意义为“高周期:低周期”,否则算出来的答案在选项中没有正则表达式里可以使用计数符和通用字符集进行搜索匹配,这些计数符中,匹配0个或者1个的符号是:(B)
【A】+
【B】?
【C】-
【D】*【多选题】在SOC系统设计中,全连通的总线结构的缺点有哪些:(ABCD)
【A】总线面积大
【B】访问延迟大
【C】总线稳定性低
【D】总线功耗大
【解】C选项不能确定【多选题】芯片的漏电和下列哪些因素有关:(BCD)
【A】频率
【B】电压
【C】温度
【D】工艺
【解】A选项不能确定【多选题】时序电路可以达到的频率和以下哪些条件相关:(ABD)
【A】组合逻辑深度
【B】工艺结点
【C】逻辑功能
【D】工作电压一个盒子有14个角、21条边,那么这个盒子有多少个面:(D)
【A】7
【B】6
【C】11
【D】9
【E】10
【解】面+角=边+2关于复位,说法正确的是:(A)
【A】复位设计可以确保寄存器从稳定状态开始工作
【B】芯片中所有寄存器必须有复位控制
【C】芯片中的复位信号需要在同一周期中生效
【D】复位信号的生效必须要有时钟上升沿【多选题】以下关于latch和flip_flop特性描述正确的是:(BD)
【A】flip-flop一定有复位值
【B】latch和flip-flop都属于时序逻辑
【C】latch不会输出不定态
【D】latch输出可能产生毛刺【多选题】关于DFT的描述,错误的是:(ABD)
【A】DFT目的是找到芯片的设计错误
【B】DFT只对先进工艺起作用
【C】DFT可以帮助提升产品的可靠性和质量
【D】DFT测试过程中的功耗非常小一个D触发器,输入信号名称为
sig_a
,输入时钟为clk1=200MHz,约束为set_input_delay -clocks clk1 -max 3 sig_a
,如果clk1=50MHz,需要保证约束的效果不变,此时input delay
应该变为多少:(B)
【A】3ns
【B】18ns
【C】15ns
【D】5ns【多选题】中断处理过程中,一般需要做哪些处理:(ABCD)
【A】开关中断
【B】保护断点,识别中断源
【C】中断返回
【D】保护和恢复现场关于流水线设计的理解,错误的是:(C)
【A】流水线可以提高系统并行度
【B】流水线设计的思想,是使用面积换取速度
【C】流水线设计会导致原有通路延时降低
【D】关键路径中插入流水线,能够提高系统的时钟频率